驱动高压锁相环频率合成器电路的 vco-64体育

×

驱动高压锁相环频率合成器电路的 vco

发布时间:2023-11-10 发布时间:
|

锁相环(pll)电路是由压控振荡器(vco)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用pll。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。

图1.锁相环框图

图1所示为基于pll的频率合成器框图。vco生成输出信号。通过pll将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相器前通过分频器提供可调的vco分频比。

vco包含可调的调谐元件,例如电容随输入电压改变的变容二极管。因此,pll电路可以算一种vco反馈控制系统。vco所需的输入或控制电压通常高于提供给pll电路的电源电压。电源电压一般为3.3 v或5 v,而vco根据频率需求可能需要高于20 v的电压。要生成范围更广泛的频率,可以使用具备更广泛调谐范围的vco。图2显示了支持千兆赫范围vco的简单电路示例。

vco可以使用synergy microwave corporation的dcys100200-12。该产品在28 v (vtune)时产生2 ghz频率,如图3所示。

生成高控制电压,有几种可行方案。其一是使用有源环路滤波器,该滤波器基本是由高速放大器和低通滤波器构成,可以将来自鉴相器(cpout)的输出脉冲转化为干净的直流电压。或者,可以使用带集成电荷泵的pll频率合成器,例如adi的adf4150hv,该器件不需要额外的有源环路滤波器。虽然这两种64体育的解决方案都需要高压电源,但是使用adf4150hv可以减少所需的组件数量。也可以避免有源滤波放大器导致的失真和相位噪声。此外,adf4150hv允许实现小数n或整数n锁相环频率合成器。最终vco的频率可以进行1、2、4、8或16分频,使得输出频率最低可达到31.25 mhz。

图2.用于adf4150hv的高压电荷泵电源简化电路

图3.dcys100200-12的控制电压与频率关系曲线1

adf4150hv的集成电荷泵所需的高电压可以使用直流-直流升压转换器adp1613 生成,且不降低pll性能。 adp1613是一款集成功率晶体管的高效开关稳压器,可以轻松实现最高20 v的输出电压。也可以使用额外的外部组件实现更高的输出电压,尤其是通过外部功率晶体管实现。adp1613的开关频率可在650 khz至1.3 mhz范围内调节。这样可以实现更出色的瞬态响应和简单的噪声过滤。一般而言,推荐选择高于1 mhz的开关频率,以便通过pll环路滤波器降低开关噪声。

采用adf4150hv的锁相环频率合成器电路通过使用集成的rf分频器,提供超宽带pll功能。工作频率范围为62.5 mhz至2 ghz。通过采用相同的pll硬件设计,可以为系统中的多个不同的硬件平台生成不同的频率。但是,如果要求一项设计适用于不同的vco类型,则需要在设计中集成相应的环路滤波器。这样才能确保锁相环可靠运行。为了实现相对较宽的输出频率调节范围,以及相关的更高输出功率,adf4150hv的每个rf输出也需要采用小型滤波器。将27 nh电感和50 ω电阻并联,可以有效调节高达3 ghz的频率。该电阻提供定义上的输出阻抗。较低的电感将导致频段扩展到较低的范围。

如今,也可提供适用于更大频率范围(即适用于pll、滤波器和vco)的一体化集成64体育的解决方案,但是,由于不同组件之间的距离过近,可能导致无用耦合。分立式设计和由此实现的物理分隔可以充分降低这种风险。

pll频率合成器模拟工具adisimpll™也可以为hf功能模块开发和hf信号链器件建模提供有效帮助。通过使用该工具,设计人员更容易模拟所有会影响pll性能的重要非线性效应;例如,频率合成过程中出现的无用杂散(杂散频率)。

参考文献

1 “压控振荡器表面贴装型号:dcys100200-12”。synergy microwave corporation,2014年10月。

2 “电路笔记cn-0228:单电源为28 v、高压锁相环(pll)频率合成器供电。”adi公司,2014年6月。


『本文转载自网络,64体育的版权归原作者所有,如有侵权请联系删除』

热门文章 更多
运算放大器串联可同时实现高精度.高输出功率
网站地图